9R1 Alpha Data Parallel Systems Manual pamaké

Manual Pamaké ADS-STANDALONE/9R1
Révisi Dokumén: 1.2
10/05/2023
© 2023 Hak Cipta Alpha Data Parallel Systems Ltd.
Sadaya hak disimpen.
Publikasi ieu ditangtayungan ku Hukum Hak Cipta, sareng sadaya hak ditangtayungan. Euweuh bagian tina ieu publikasi bisa dihasilkeun, dina sagala bentuk atawa wangun, tanpa idin tinulis saméméh Alpha Data Parallel Systems Ltd.
Kantor pusat
Alamat: Suite L4A, 160 Dundee Street, Edinburgh, EH11 1DQ, Inggris
Telepon: +44 131 558 2600
Fax: +44 131 558 2700
email: sales@alpha-data.com
websitus: http://www.alpha-data.com
Kantor AS
10822 West Toller Girang, Suite 250 Littleton, CO 80127
(303) 954 8768
(866) 820 9956 - tol bébas
sales@alpha-data.com
http://www.alpha-data.com
Sadaya merek dagang mangrupakeun hak milik nu bogana.
Bubuka
ADS-STANDALONE/9R1 mangrupikeun kandang RFSoC mandiri anu nyayogikeun saluran analog 16-RF, Ethernet, RS232 Serial COM, USB, sareng QSFP IO. Saluran RF tiasa ngajalankeun dugi ka 10GSPS (DAC) sareng 5 GSPS (ADC)
ADS-STANDALONE/9R1 ngagunakeun catu daya input 15V-30V tunggal. Hiji sistem on-board monitor mikro-controller nyadiakeun voltage/ayeuna ngawaskeun catu daya anu dihasilkeun, kitu ogé nyadiakeun kamampuhan pikeun ngahurungkeun suplai on / off via panganteur micro USB. USB ka JTAG sirkuit ogé disadiakeun, méré aksés ka JTAG ranté tanpa merlukeun J éksternalTAG kotak.
Fitur konci
Fitur konci
- Xilinx RFSoC FPGA sareng blok PS diwangun ku:
- Quad-core ARM Cortex-A53, Dual-core ARM Cortex-R5, Mali-400 GPU
- 1 bank DDR4-2400 SDRAM 2GB
- Dua mémori Flash Quad SPI, masing-masing 512Mb
- USB
- RS232 serial port COM
- Gigabit Ethernet
- Blok Logika Programmable (PL) diwangun ku:
- 4 Tumbu HSSIO ka konektor QSFP
- 2 bank DDR4-2400 SDRAM, 1GB per bank
- RF Sampblok ling diwangun ku:
- 8 12-bit 4/5GSPS RF-ADCs
- 8 14-bit 6.5/10GSPS RF-DACs
- 8 FEC kaputusan lemes (ZU28DR/ZU48DR wungkul)
- Input Skala Pinuh (100MHz / ZU27DR): 5.0dBm
- Kaluaran Skala Pinuh (100MHz/20mA Mode/ZU27DR): -4.5dBm
- Kaluaran Skala Pinuh (Modeu 100MHz/32mA/ZU48DR): 1.15dBm
- Panel hareup IO Interface kalawan:
- 8 HF tunggal tungtung sinyal ADC
- 8 HF sinyal DAC tungtung tunggal
- Input jam rujukan pikeun RF sampling blok
- Output jam rujukan ti RF sampling blok
- 2 GPIO digital

Gambar 1: ADS-STANDALONE/9R1
Manual Pamaké ADMC-XMC-STANDALONE: https://www.alpha-data.com/xml/user_manuals/adc-xmc-standalone%20user%20manual.pdf
Manual Pamaké ADM-XRC-9R1: https://www.alpha-data.com/xml/user_manuals/adm-xrc-9r1%20user%20manual.pdf
Desain Rujukan ADM-XRC-9R1: https://www.alpha-data.com/resource/admxrc9r1
Persyaratan Catu Daya Input Utama
Sarat kakuatan total bakal rupa-rupa gumantung kana desain FPGA nu tangtu. Pasokan 60W sigana bakal langkung ti cukup pikeun kalolobaan desain FPGA sateuacan wates termal alat sareng heatsink janten faktor ngawatesan. Alpha-Data tiasa nyayogikeun spreadsheet estimator catu daya pikeun ngira-ngira total syarat kakuatan pikeun desain FPGA tinangtu. Hiji mantanampSupple kakuatan anu cocog nyaéta nomer bagian RS PRO 175-3290: https://uk.rs-online.com/web/p/ac-dc-adapters/1753290

Méja 1: Spésifikasi Pasokan Input anu Disarankeun
Instalasi jeung Power Up
- Sambungkeun kabel serial ka port serial tur sambungkeun tungtung séjén ka converter USB-to-serial.
- Buka terminal serial kalawan di 115200 baud, 8 bit data, 1 eureun bit.
- Hurungkeun switch kakuatan, sarta PS kudu ngamimitian boot ti lajeng kartu SD internal.
- Sakali booted login nganggo nami pangguna "root" sareng kecap konci "root"
- Pikeun ngajalankeun RF exampdesain, nganggo paréntah "boardtest-9r1"
Ningali mantanample design pituduh pamaké pikeun detil ngeunaan operasi aplikasi boardtest-9r1
JTAG Panganteur
USB ka JTAG sirkuit disadiakeun, méré aksés ka XMC JTAG panganteur tanpa merlukeun hiji kotak programming éksternal (misalna Xilinx Platform Cable II). USB ka JTAG converter kompatibel jeung Vivado, sarta bakal muncul dina manajer hardware salaku alat Digilent. A 14-pin JTAG header oge sadia, kalawan multiplexer on-board pikeun pindah antara header 14-pin atawa USB ka J.TAG converter. Multiplexer milih USB ka JTAG sirkuit nalika kabel micro USB napel.
Ayeuna / Voltage Ngawaskeun
ADS-STANDALONE / 9R1 nyayogikeun fungsionalitas rasa ayeuna dina suplai internal 12V sareng gabungan 3V3. Nilai-nilai ieu tiasa dilaporkeun dina antarmuka mikro-USB, nganggo utilitas alfa-data "avr2util".
Avr2util pikeun Windows sareng supir USB anu aya hubunganana tiasa diunduh di dieu:
https://support.alpha-data.com/pub/firmware/utilities/windows/
Avr2util pikeun Linux tiasa diunduh di dieu:
https://support.alpha-data.com/pub/firmware/utilities/linux/
Anggo "avr2util.exe /?" pikeun ningali sadaya pilihan.
Pikeun example "avr2util.exe / usbcom \\.\com4 display-sensors" bakal mintonkeun sadaya nilai sensor.
Catet yén 'com4' dianggo di dieu salaku mantanample, sarta kudu dirobah pikeun cocog jumlah port com ditugaskeun dina jandela manajer alat
Dina-Board Dibangkitkeun Power Supplies
ADS-STANDALONE / 9R1 ngahasilkeun suplai 3V3 / 3V3_AUX / 12V0 / -12V0 anu diperyogikeun ku situs XMC tina suplai input 15V-30V tunggal. Unggal suplai gaduh spésifikasi ieu:

meja 2: ADS-STANDALONE / 9R1 suplai kakuatan
[1] Rel 3V3_DIG sareng 3V3_AUX dihasilkeun tina suplai anu sami, janten arus maksimum nyaéta kombinasi 3V3_AUX + 3V3_DIG. Pemantauan ayeuna ogé ngukur arus gabungan. [2] Rel 3V3_AUX mangrupikeun suplai kakuatan tambahan 3.3V tina input 15V-30V.Pamakean ayeuna 3V3_DIG/3V3_AUX/12V0_DIG pikeun desain khusus tiasa ditaksir nganggo spreadsheet estimasi daya. Kontak support@alpha-data.com pikeun aksés ka spreadsheet.
Hareup-Panel I/O
Antarbeungeut panel hareup diwangun ku konektor-speed tinggi 20 arah. konektor Ieu Ngarojong hiji input jam rujukan éksternal sarta output, dua pin GPIO, 8 sinyal DAC jeung 8 sinyal ADC. Nomer bagian konektor nyaéta Nicomatic CMM342D000F51-0020-240002.

Méja 3: Sinyal I/O panel hareup

Gambar 2: Pinout Panel hareup
I/O Panel tukang
Antarmuka panel pungkur diwangun ku Power, USB, Ethernet, QSFP, RS-232 UART, 14-pin JTAG jeung konektor micro USB.

Gambar 3: Pinout Panel Rear

Gambar 4: RS-232 Pinout
Pinout QSFP
Kandang QSFP disambungkeun ka bank FPGA 129.

meja 4: ADM-XRC-9R1 pcb révisi 3+ pinout pikeun J16
Diménsi

meja 5: ADS-STANDALONE / 9R1 dimensi
Kode pesenan
Iklan-STANDALONE/X/T

meja 6: Kode Orde ADC-XMC-STANDALONE
Riwayat révisi

Alamat: Suite L4A, 160 Dundee Street,
Edinburgh, EH11 1DQ, Inggris
Telepon: +44 131 558 2600
Fax: +44 131 558 2700
email: sales@alpha-data.com
websitus: http://www.alpha-data.com
Alamat: 10822 West Toller Drive, Suite 250
Littleton, CO 80127
Telepon: (303) 954 8768
Fax: (866) 820 9956 – bebas pulsa
email: sales@alpha-data.com
websitus: http://www.alpha-data.com
Dokumén / Sumberdaya
![]() |
DATA ALFA 9R1 Sistem Paralel Data Alfa [pdf] Manual pamaké 9R1 Sistem Paralel Data Alfa, 9R1, Sistem Paralel Data Alfa, Sistem Paralel Data, Sistem Paralel, Sistem |
